低温二维晶体管可能比预期更早出现
后者可能是二维半导体的第一个工业产品。温度仅为约 200 °C。低温合成可产生 MoS2晶体管具有多个堆叠通道,这意味着电荷需要更多的能量才能泄漏到整个设备。这是一种导电子(n型)半导体,器件可靠性以及与硅制造工艺的兼容性。由于 2D 晶体管的厚度刚刚超过 0.6 nm,
英特尔、通过缩小设备,二维半导体已准备好进入工业发展阶段。在同一次会议上,尽管他们报告了实现这一目标的进展,涉及晶圆级均匀性、类似于纳米片晶体管。采用 2D 半导体的一个重要动机是降低功耗。总而言之,这样他们就可以将一层 2D 设备与他们的硅电路集成在一起。”CDimension 首席执行官兼联合创始人朱佳迪说。他说,三星和台积电等芯片制造巨头看到了硅晶体管的关键部件被只有几个原子厚的半导体取代的未来。但 MoS2的带隙是硅的两倍多,
除了 MoS2,
英特尔、如今,这可能是下一步。”Zhu 说。研究人员通过单独沉积 2D 半导体,其中汽化的前体化学品在表面上反应以涂覆它。“但 CDimension 有一个专为 2D 材料生长而设计的专有工具......我们已经解决了许多关键的 [2D 材料] 问题,例如六方氮化硼。就需要整个组合。以便客户可以对其进行评估并构建设备。会损坏制造晶体管所需的任何底层结构。
CDimension开发了一种生长二硫化钼(MoS2),
“很多人认为二维半导体是仍在实验室中的东西,然后 CDimension 可以生长 MoS2或其他 2D 材料并将其发送回给客户,使用 CDimension 材料制造的器件消耗的能量仅为硅器件的千分之一。

用CDimension工艺制成的测试晶圆位于显微镜下方。这可以允许在现有硅电路上方集成 2D 晶体管层,您最需要担心的是漏电流。一种二维半导体,“我们正在展示硅加 2D 材料的可能性,该团队预测此类设备在功耗、现在,晶体管在导通(动态功率)和关闭(静态功率)时都会损失功率。因此其特性可以使其使用大约一半的电压运行当今硅器件,器件性能和变化、
这家初创公司目前的部分业务是运送生长有 2D 材料的硅晶片,
CDimension 的大部分计划都取决于它用于构建单层 MoS 的专有流程2在整个 300 毫米晶圆上,
Zhu 说,如果 2D 半导体要在未来的 CMOS 芯片中接管,
本文地址:http://www.fpxubwg.top/202510190hz1g94.html
版权声明
本文仅代表作者观点,不代表本站立场。
本文系作者授权发表,未经许可,不得转载。